S2C(思尔芯)主办的SoCIP2013研讨会5月23日在北京举行。Algotochip、Cadence、CAST等厂商出席并发表了演讲。
S2C董事长及首席技术官陈睦仁分析指出,基于FPGA的原型验证是成功设计SoC产品的关键步骤,然而,目前大多数项目经理仍把基于FPGA的原型验证作为与主要设计和验证流程分开的单独过程。其结果是,需要额外的资源和时间在很短的时间内建立原型平台。
随后,他介绍了采用S2C的整套开发工具,包括V7 TAI逻辑模块,用于FPGA原型编译和调试的TAI Player Pro软件,及用于联合建模的ProtoBridge系列DPI、C-API和SCE-MI软件,将基于FPGA的原型验证过程集成到从IP开发、模块级验证、仿真加速、SoC验证到软件开发的整个SoC设计和验证流程中的方法。目的是缩短SoC设计周期。
S2C还在研讨会现场展示了准备在6月3-6日于美国设计自动化大会(DAC)上展示的第五代原型验证硬件K7 TAI 逻辑模块系列。该系列产品基于赛灵思(Xilinx)的28nm Kintex7 FPGA。可在单板上提供410万个ASIC逻辑门容量;有432个外部I/O;通过两个高速差分I/O连接器,可实现16路、10Gbps的GTX收发器;60多个Prototype Ready接口;如需更高容量,可堆叠或并排互连几个K7 TAI 逻辑模块。
陈睦仁表示,S2C方案不仅采用赛灵思的FPGA技术,也有Altera的FPGA。因为这两家厂商分别在隔代工艺节点上各领风骚,这样可保证S2C在每一代工艺上都能选择性能最好的FPGA技术。
Algotochip在演讲中介绍了把C代码算法直接生成GDS II文件的“蓝盒子”技术。
在ARM和x86等主流嵌入式处理器架构盛行的今天,一些市场应用仍离不开“年迈的”8051处理器。IP提供商CAST介绍了没有特许使用费的8051MCU核,及基于32位RISC架构的BA2x处理器系列。BA2x处理器的编程代码的效率较高,在代码和存储器方面,该系统的芯片面积比8051系统更小。因此,可满足8位8051用户需要更多处理功能的需求。